Ομάδα 12 Ιωάννης Μπουφίδης ΑΜ 03120162 Φωτεινή Κυριακοπούλου ΑΜ 03120182

### Άσκηση 1: Performance and resources measurement

A) Τα αποτελέσματα του Estimate Performance χωρίς κανένα optimization είναι:

#### **Details** Performance estimates for 'forward\_propagation in main.cp ... HW accelerated (Estimated cycles) 683780 Resource utilization estimates for HW functions % Utilization Resource Used Total DSP 3 80 3,75 **BRAM** 26,67 16 60 LUT 1760 17600 10 FF 892 35200 2,53

B) Τρέχοντας την εφαρμογή στο Zybo board, διαπιστώνουμε τα εξής:

Η εφαρμογή απαιτεί **682935 κύκλους** για την εκτέλεσή της, αριθμός που **συμφωνεί** με το *estimation* του ερωτήματος (A).

Το speed-up σε σχέση με την SW εκτέλεση στον ARM είναι **2.16051** 

| sh-4.3# ./ask4.elf              |
|---------------------------------|
| Starting dataset parsing        |
| Parsing finished                |
| Starting hardware calculations  |
| Hardware calculations finished. |
| Starting software calculations  |
| Software calculations finished. |
| Hardware cycles : 682935        |
| Software cycles : 1475490       |
| Speed-Up : 2.16051              |
| Saving results to output.txt    |

Γ) Δοκιμάσαμε τα παρακάτω optimizations:



→ Σημαντική μείωση των κύκλων, αλλά μέγιστη κατανάλωση των DSPs και κατασπατάληση των πόρων.

### #pragma HLS array partition variable=xbuf complete #pragma HLS array\_partition variable=layer\_1\_out complete

#### Details Performance estimates for 'forward\_propagation in main.cp ... HW accelerated (Estimated cycles) 86092 Resource utilization estimates for HW functions Used Total % Utilization Resource DSP 80 80 100 BRAM 50 30 60 LUT 4589 17600

35200

→ Παρατηρούμε διπλασιασμό της χρήσης των **FFs**. Διαθέτουμε, όμως, σημαντικό περιθώριο (30% είναι η συνολική χρήση), οπότε η αύξηση αυτή δεν επηρεάζει την εκτέλεση της εφαρμογής. Ωστόσο, για μια τόσο αμελητέα βελτίωση στην απόδοση (μείωση των κύκλων κατά 0.12%), ο διπλασιασμός της χρήσης πόρων ενδέχεται να οδηγήσει σε αισθητή αύξηση της κατανάλωσης ισχύος.

### #pragma HLS unroll factor=<2, 30, 50>

26,07

30,65

#### Details

FF

#### Performance estimates for 'forward\_propagation in main.cp ...

10789

10718 HW accelerated (Estimated cycles)

| tesource utilization estimates for riw functions |       |       |               |  |
|--------------------------------------------------|-------|-------|---------------|--|
| Resource                                         | Used  | Total | % Utilization |  |
| DSP                                              | 80    | 80    | 100           |  |
| BRAM                                             | 40    | 60    | 66,67         |  |
| LUT                                              | 10869 | 17600 | 61,76         |  |
| FF                                               | 11991 | 35200 | 34,07         |  |

→ Με την προσθήκη των loop-unrolling HLS directives, παρατηρούμε μία σημαντική **μείωση των κύκλων** που απαιτούνται, καθώς πολλές από τις πράξεις εκτελούνται πλέον παράλληλα. Παρά το γεγονός ότι το utilization των πόρων αυξάνεται δραματικά (νια BRAM και LUTs), εξακολουθεί να παραμένει σε αποδεκτές τιμές.

\*Μεγαλύτερες τιμές factor δεν επηρέαζαν την επίδοση της εφαρμογής ή/και χειροτέρευαν την χρησιμοποίηση των πόρων ακόμα και πάνω από τα επιτρεπτά επίπεδα.

Η τελική optimized υλοποίηση της εφαρμογής βρίσκεται στο επισυνατπόμενο αρχείο *network.cpp*.

sh-4.3# ./ask4.elf Starting dataset parsing... Parsing finished... Starting hardware calculations... Hardware calculations finished. Starting software calculations... Software calculations finished. Hardware cycles : 10906 Software cycles: 1476495 Speed-Up : 135.384 Saved results to output.txt

Τρέχοντας την εφαρμογή στο Zybo board, διαπιστώνουμε ότι η εφαρμογή απαιτεί 10906 κύκλους για την εκτέλεσή της, αριθμός που συμφωνεί με το παραπάνω estimation, ενώ το speed-up σε σχέση με την SW εκτέλεση στον ARM είναι **135.384** . Η βελτίωση που παρουσιάζει σε σχέση με την unoptimized εκδοχή όσο αφορά τον χρόνο εκτέλεσης είναι παραπάνω από σημαντική, ωστόσο απαιτεί περισσότερους πόρους για να υλοποιηθεί.

Δ)



### Άσκηση 2: Quality Measurement

A) Τρέχοντας το plot\_output.ipynb σε συνδυασμό με το output.txt που παρήγαγε το εκτελέσιμο, λαμβάνουμε τις εξής combined εικόνες από SW και HW για idx: 10, 11, 12.



- B) Αλλάζοντας τα ορίσματα *BITS* και *BITS\_EXP* στο αρχείο *network.h*, παράγουμε designs με νέα δεκαδική ακρίβεια στα datatypes που χρησιμοποιούμε, συγκεκριμένα 4-bit και 10-bit (στο προηγούμενο ερώτημα είχαμε 8-bit δεκαδική ακρίβεια). Στην συνέχεια, παράγουμε τις combined εικόνες για idx: 10, 11, 12 και για τα 2 designs.
  - 4-bit ακρίβεια: Για ακρίβεια 4 bits, παρατηρούμε ότι οι εικόνες ειδικά για το "0" και το "6" δεν έχουν την μορφή που περιμέναμε, πράγμα που σημαίνει ότι η εφαρμογή δεν είναι λειτουργική.





• <u>10-bit ακρίβεια</u>: Παρατηρούμε ότι για 10-bit δεκαδική ακρίβεια οι combined εικόνες που παράγονται δεν εμφανίζουν αισθητές διαφορές σε σχέση με τις αντίστοιχες αρχικές (8-bit ακρίβειας design).



Γ) Παρακάτω παρουσιάζονται τα **Max pixel errors** και τα **Peak Signal-to-Noise Ratio** για τα διάφορα bits που δοκιμάσαμε.

### • Ακρίβεια 4 bits

| Index                      | 10                 | 11                 | 12                 |
|----------------------------|--------------------|--------------------|--------------------|
| Max pixel error            | 255                | 249                | 255                |
| Peak Signal-to-Noise Ratio | 14.051663945384881 | 14.634988266184102 | 13.525831164368576 |

### • Ακρίβεια 8 bits

| Index                      | 10               | 11                | 12                 |
|----------------------------|------------------|-------------------|--------------------|
| Max pixel error            | 16               | 17                | 13                 |
| Peak Signal-to-Noise Ratio | 42.6822168370888 | 42.56993337396983 | 47.065287020211215 |

### Ακρίβεια 10 bits

| Index                      | 10                | 11                 | 12                |
|----------------------------|-------------------|--------------------|-------------------|
| Max pixel error            | 5                 | 5                  | 4                 |
| Peak Signal-to-Noise Ratio | 54.08543347142643 | 52.556099880280584 | 53.76982650203158 |

### Αξιολόγηση Μετρικών

Ανάμεσα στις δύο μετρικές προτιμούμε την μετρική **Peak Signal-to-Noise Ratio (PSNR)**, καθώς εκφράζει τη συνολική ποιότητα της ανακατασκευασμένης εικόνας λαμβάνοντας υπόψη τη σχέση μεταξύ σήματος και θορύβου. Αντίθετα, η μετρική **Max Pixel Error** δεν θεωρείται τόσο αξιόπιστη, καθώς επηρεάζεται από μεμονωμένα pixels με μεγάλες αποκλίσεις, που όμως μπορεί να μην επηρεάζουν ουσιαστικά τη συνολική κατανομή των pixels.

Ποιότητα εικόνας ανάλογα με την ακρίβεια των bits

### ✓ Ακρίβεια 10 bits:

Εξασφαλίζει την καλύτερη ανακατασκευή εικόνας, με υψηλό SNR και πολύ μικρό Max Pixel Error, προσφέροντας αποτέλεσμα σχεδόν ταυτόσημο με την αρχική εικόνα.

### ✓ Ακρίβεια 4 bits:

Οδηγεί σε χαμηλή ποιότητα εικόνας, με έντονο θόρυβο (SNR = 14) και μεγάλη απόκλιση ανά pixel (Max Pixel Error = 255).

### ✓ Ακρίβεια 8 bits:

Παρέχει ποιότητα κοντά στα 10 bits, με μικρή διαφορά στο SNR και αποδεκτά επίπεδα Max Pixel Error.

### *Trade-off:*

✓ **Μέγιστη Ποιότητα Ανακατασκευής:** Τα 10 bits παρέχουν την υψηλότερη ποιότητα ανακατασκευής, αλλά απαιτούν αυξημένους υπολογιστικούς πόρους. Αυτό επηρεάζει την απόδοση της εφαρμογής, καθώς η απαίτηση χρήσης περισσότερων πόρων από αυτούς που προσφέρονται μας οδήγει στο να περιορίσουμε την εφαρμογή τεχνικών βελτιστοποίησης.

### Ή

✓ **Ισορροπία Ποιότητας-Πόρων:** Εάν η απόδοση του συστήματος αποτελεί σημαντικό παράγοντα, η επιλογή bits ακρίβειας γύρω στην τιμή 8 προσφέρει μια ικανοποιητική ισορροπία. Διατηρείται καλή ποιότητα ανακατασκευής με σημαντικά χαμηλότερες απαιτήσεις σε πόρους.